本帖最后由 ayamiyoku 于 2013-4-3 23:14 編輯
剛考完不久,盡量回憶一下所有題目,希望對未來考研的兄弟姐妹們有幫助,如果有記錯的還請指正。(選擇填空實在是回憶不全) 總共七道大題,第一道選擇,第二道填空,后面都是解答、設計題。 一、選擇(共8道,只想起來3道,如果大家覺得沒什么幫助可以忽略) 1.八位二進制碼轉換為格雷碼。 2.用()門將D觸發器修改為T觸發器。 3.給出倆邏輯函數(最小項表示),判斷它們之間的關系(相等、對偶還是其它)。 二、填空(回憶起來6道) 1.純小數十進制數化為八進制,整數十進制數化為十六進制(還是二進制來著?)。 2.已知Vol,Voh,Vil,Vih,求CMOS高電平噪聲容限。 3.為構成較大區域的RAM區,需___塊小區域的RAM芯片。(具體數據記不清) 4.n級環形計數器有___個有效狀態。 5.BCD碼轉換為二進制碼。 6.兩個最大項之和,兩個最小項之積。 7.有道關于CMOS門的,想不起來了。 解答,設計題: 三、將一邏輯式(最小項表示,有無關項)分別化簡為與或式,或與式;兩個式子相等么,如果不等請指出原因。(原因:有些無關項在兩個式子中做不同的角色,0或1) 四、畫圖題,有兩個小題: 1.用場效應管搭邏輯式(A+BC)’。 2.記不太清了,好像可以看出是一個可自啟動的三進制計數器,要畫狀態轉換圖,畫隨時種變化的輸出波形。 五、兩個小題: 1.一個邏輯式,判斷有無競爭-冒險,修改設計消除冒險。 2.三個JK觸發器組成的一個異步計數器,寫出驅動、轉移方程,問它是個幾進制計數器。 六、設計,兩個小題: 1.用兩個85(四位二進制加法器)做一個8421BCD碼的減法器。 2.做一個可控制的計數器,有如下功能: (1)C=0時,加法計數;C=1時,減法計數; (2)M=0時,三進制計數;M=1時,四進制計數。 七、設計: 將一個16*4 ROM中的數據串行輸出來。 大致題目就是上述的,有些記錯的還請指正,知識點大部分都能在林生譯的那本《數字設計原理與實現》上找到。 (PS:感謝4L、6L的同學提醒,這個是通院的。。不是抗干擾的)
|